Komponenter

Flere kjerner, større cache Gi boost til Dunnington

React - Learn how to create a Progressive Web Applications - Offline Cache

React - Learn how to create a Progressive Web Applications - Offline Cache
Anonim

Intel planlegger å lansere sin seks-kjerne Xeon serverprosessor neste måned, med de ekstra kjernene og et større cache, noe som gir brikken en ytelse fordeler over selskapets eksisterende quad-core chips.

Kodenavn Dunnington, den seks kjernen Xeon Prosessoren er laget for servere som har fire eller flere prosessorer. Produsert ved hjelp av en 45 nanometer produksjonsprosess, bør brikken være den siste nye modellen basert på Intels Penryn-prosessorutforming før utgivelsen av selskapets første Nehalem-chips om noen få måneder.

Snakker på Intel Developer Forum i San Francisco denne uken, uttaler Pat Gelsinger, seniorleder og daglig leder for Intels Digital Enterprise Group, at brukere vil se store ytelsesgevinster fra Dunnington.

I motsetning til quad-core-chips som brukes i personlige datamaskiner, hvor få applikasjoner er designet for å trykke på kraften til flere kjerneprosessorer, bør vanlig brukte serverprogrammer gjøre full bruk av den kraftige Dunnington-chipens kraft.

"Her kommer ting som virtualisering og webtjenester og cloud computing til spill, og alle disse brukerne har ingen Problemet med å holde to, fire, seks eller flere kjerner opptatt, sier Dean McCarron, president for Mercury Research, et analytikerfirma som følger mikroprosessormarkedet.

"Dette er området vi sannsynligvis vil se Dunnington ma Den mest effektive effekten, sier han.

Den 45-nanometers produksjonsprosessen som brukes til å gjøre Dunnington gjør det mulig for mange av prestasjonene å gå over Intels nåværende chips, som er laget ved hjelp av selskapets eldre 65-nanometerprosess.

En bedre prosess muliggjør høyere transistor teller, større caches og flere kjerner. Til slutt vil kjernene påvirke ytelsen mer, men de større cachene vil også hjelpe, "sa McCarron.

Dunnington pakker betydelig mer cache enn sin forgjenger. De nye sjetongene vil ha 3M byte nivå 2 cache for hver prosessorkjerne, som i tillegg til en delt cache på 16M-byte nivå 3. Til sammenligning har Xeon 7300-sjetongene fra 1M byte til 2M byte av nivå 2-buffer per kjerne, og ingen nivå 3-cache.

Den større nivå 2-cachen og tillegg av en nivå 3 cache - allerede en funksjon på Quad-core server chips fra Advanced Micro Device - lar flere data lagres nær prosessorkjernene, øker tilgangen til denne informasjonen og øker ytelsen.

"Går fra fire til seks kjerner vil se nærmere på 50 prosent forbedring - lineær skalering - med litt avmatning på grunn av I / O-påstand, sa McCarron.

I / O flaskehalsen i Dunnington stammer fra bruken av eldre bussteknologi. I motsetning til AMDs sjetonger bruker Intels serverchips en ekstern minnekontroller og o lder buss teknologi som begrenser mengden data som kan skyves gjennom. Mens det store nivå 3 cachen og 1,066MHz busshastigheten bidrar til å minimere denne effekten, forblir flaskehalsen og vil ikke bli adressert helt til utgivelsen av Nehalem-serverchips for flerprosessorsystemer neste år.

Nehalem, som også er laget med en 45 -nanometer prosess teknologi, inkorporerer en on-chip minnekontroll og en ny bussteknologi som skal gi ytterligere forbedring i ytelsen.